當(dāng)前位置:儀器網(wǎng) > 產(chǎn)品中心 > 測量/計量儀器>其它測量/計量儀器>其它測量儀器> ADS41B25 模數(shù)轉(zhuǎn)換器
返回產(chǎn)品中心>ADS41B25 模數(shù)轉(zhuǎn)換器
參考價 | 面議 |
- 公司名稱 北京多晶電子科技有限公司
- 品牌
- 型號
- 所在地 北京市
- 廠商性質(zhì) 其他
- 更新時間 2025/2/11 7:28:34
- 訪問次數(shù) 4
當(dāng)前位置:儀器網(wǎng) > 產(chǎn)品中心 > 測量/計量儀器>其它測量/計量儀器>其它測量儀器> ADS41B25 模數(shù)轉(zhuǎn)換器
返回產(chǎn)品中心>參考價 | 面議 |
ADS41B25 模數(shù)轉(zhuǎn)換器更新:2023-1-3 16:02:11點擊:產(chǎn)品品牌TI產(chǎn)品型號ADS41B25產(chǎn)品描述ADS41B25 具有數(shù)字增益和偏移校正等功能管理。 該增益選項可用于在較低的滿量程輸入范圍 (特別是高輸入頻率條件)下改善 SFDR 性能顯示。...PDF下載 詢價 申請樣品
描述
ADS41B25 作為 ADS4xxx 模數(shù)轉(zhuǎn)換器 (ADC) 系列成員雙向互動,采用集成模擬輸入緩沖器。 該器件運用創(chuàng)新的設(shè)計技術(shù)以實現(xiàn)高動態(tài)性能設計能力,且功耗極低 品牌。 其模擬輸入引腳采用緩沖器,具有跨寬頻率范圍的恒量性能和輸入阻抗優(yōu)勢更為一致。這類器件非常適合于 PA l線性化等多載波等形式、大帶寬通信應(yīng)用。
ADS41B25 具有數(shù)字增益和偏移校正等功能研究與應用。 該增益選項可用于在較低的滿量程輸入范圍 (特別是高輸入頻率條件)下改善 SFDR 性能飛躍。 集成的 dc 偏移校正環(huán)路可用于評估和消除 ADC 偏移。 在較低的采樣速率條件下全面協議, ADC 的操作功耗將自動減低重要部署,而沒有性能損失。
該器件支持雙數(shù)據(jù)速率 (DDR) 越來越重要、低電壓差動信號 (LVDS) 和 CMOS 數(shù)字輸出接口互動講。 DDR LVDS 接口( 500MBPS)的低數(shù)據(jù)速率實現(xiàn)了對基于現(xiàn)場可編程門陣列 (FPGA) 的低成本接收器的采用。 該器件具有可用于進(jìn)一步降低功耗的低擺幅 LVDS 模式像一棵樹。 可提高 LVDS 輸出緩沖器的強(qiáng)度來支持 50Ω 差分終端電阻過程中。器件采用緊湊型 QFN-48 封裝,而且其技術(shù)規(guī)格是針對工業(yè)溫度范圍(–40°C 至 +85°C)擬訂的能運用。
特性
● 分辨率:12 位 125MSPS
● 集成高阻抗
● 模擬輸入緩沖器:
○ dc 輸入電容:3.5pF
○ dc 輸入電阻:10kΩ
● 采樣速率:125MSPS
● 低功耗:
○ 1.8V 模擬功耗:114mW
○ 3.3V 緩沖功耗:96mW
○ I/O 功耗:100mW (DDR LVDS)
● 高動態(tài)性能:
○ SNR: 68.3dBFS (170MHz 時)
○ SFDR: 87dBc(170MHz 時)
● 輸出接口:
● 支持可編程擺幅和強(qiáng)度的雙倍數(shù)據(jù)速率 (DDR) LVDS:
○ 標(biāo)準(zhǔn)擺幅:350mV
○ 低擺幅:200mV
○ 默認(rèn)強(qiáng)度:100Ω 終端電阻
○ 2倍強(qiáng)度:50Ω 終端電阻
● 支持 1.8V 并行CMOS接口
● 可編程增益支持SNR/SFDR 平衡
● DC偏移校正
● 支持低輸入時鐘幅度
*您想獲取產(chǎn)品的資料:
個人信息: